商品描述
作者:宋啟嘉 出版社:全華 出版日:1100308 ISBN:9789865035655 語言:中文繁體 裝訂方式:平裝 內容簡介 現今可程式化邏輯FPGA相關之實習課程已然成為國內大專院校資訊、電機等相關科系學生必修的專業課程,另一方面在產業界,FPGA亦已被廣泛的被用來作為快速成品設計及邏輯產品驗證平台。本書首重為讀者介紹如何在FPGA開發平台上使用Verilog HDL硬體描述語言與Xilinx Vivado完成相關數位電路設計與學生專題實作,使讀者了解可程式化邏輯之設計方向並掌握其基礎設計能力。 作者簡介 譯者介紹 目錄 Chapter1 概論 1-1 EGO1 可程式化邏輯開發板 1.1.1 一元素 Xilinx EGO1 1-2 Xilinx Vivado介紹 1.2.1 Vivado FPGA 開發工具 1.2.2 Vivado軟體下載 1.2.3 安裝 Xilinx Vivado 1-3 開始使用 Vivado Xilinx 1.3.1 建立Vivado專案1 1.3.2 建立Vivado專案2 1.3.3 I/O腳位的指定 1.3.4 產生bitstream之分析與合成 1.3.5 FPGA的燒錄 1-4 FPGA 現場可程式化邏輯閘陣列原理 1.4.1 CPLD/FPGA 可規劃邏輯元件 1.4.2 可規劃邏輯單元CLB Chapter2 加法器電路設計 2-1 半加器 2.1.1 創建半加器 2.1.2 模擬半加器 2-2 全加器 2.2.1 創建全加器電路 2.2.2 模擬全加器 2-3 四位元加法器 2.3.1 電路圖編輯四位元加法器 2.3.2 模擬四位元加法器 2-4 練習題 2.4.1 八位元加法器 2.4.2 四位元乘法器 Chapter3 Verilog硬體描述語言 3-1 Verilog簡介 3.1.1 硬體描述語言Verilog 3.1.2 Verilog基本語法 3-2 模組與階層化設計 3.2.1 階層化設計 3-3 加法器比較 3.3.1 前瞻進位加法器 3.3.2 八位元漣波進位加法器與八位元前瞻進位加法器性能比較 3-4 Verilog語法與範例 3.4.1 四位元比較器與運算子 3.4.2 Verilog數字表達 3.4.3 四位元ALU算術邏輯單元 3.4.4 計數器 3.4.5 2對1選擇器 3.4.6 FIFO數據緩衝器 3.4.7 16乘8唯讀記憶體 3-5 練習題 3.5.1 八位元加法器比較 3.5.2 解碼器編碼器設計 3.5.3 算術移位運算單元 3.5.4 進位器跳躍加法 3.5.5 4對1選擇器 Chapter4 除頻器 4-1 除頻器設計 4.1.1 除2之除頻器 4.1.2 模擬除2之除頻器 4-2 除50除頻器設計 4.2.1 VERILOG編輯除50之除頻器 4.2.2 模擬除50之除頻器 4-3 除頻器整合設計 4.3.1 除頻器模組整合 4.3.2 整合除頻器的驗證 Chapter5 EGO1基本單元 LED燈、七段顯示器、按鈕、指撥器 5-1 LED跑馬燈設計 5.1.1 電路圖編輯跑馬燈 5.1.2 Verilog狀態機 5-2 七段顯示器設計 5.2.1 電路圖編輯七段顯示器 5.2.2 七段顯示器實作 5-3 按鈕開關(KEY)設計 5.3.1 電路圖編輯按鈕開關 5-4 指撥器控制L...