最新數位邏輯電路設計3/e 3/e 劉邵漢 2009 全華
▐ 自2024/1/1 00:00起,台灣樂天市場「屈臣氏」將不贈送 LINE POINTS 點數
▐ 自2023/2/1 00:00起,樂天Kobo電子書不贈送 LINE POINTS 點數,請會員多加留意。
▐ LINE POINT點數回饋依照樂天提供扣除折價券(優惠券)、與運費後之最終金額進行計算。
▐ 愛買與愛票網、a la sha(2023/8/1生效)、GAME休閒館(2023/8/1生效)、專品藥局(2023/8/1生效)等部分店家不參與全站加碼,請詳閱LINE Points 加碼店家清單:https://lin.ee/Y2CcVdk/rcfk
▐ 注意事項
(1)部分服務及店家不符合贈點資格,購買後將不贈送 LINE Points 點數,亦不得使用點數紅包,如:比漾廣場、神腦生活、MyCard、愛美麗福利社、展翔通訊、ezcook 美食廚房、葳豐數位商城、吉盈數位商城、森林巨人、包材中心、KABO佳麗寶家電批發、LuLuLu精品店、NewSTYLE新風尚潮流、0216零食會社、美寶家電、純米小鋪、LILY科技新櫃、登芳3C電子雜貨賣場、豐饌御鴨、鼎耀通訊、誠選3C、Smile、葳豐數位商城二店、米蘭寶、BoBo Outlet代購屋、楊家食品(2022/10/1生效)、樂天Kobo電子書(2023/2/1生效)、屈臣氏(2024/1/1生效)等,請詳閱LINE Points 加碼店家清單。
(2)需透過LINE購物前往台灣樂天市場,並在同一瀏覽器於24小時內結帳,才享有 LINE Points 回饋。
(3)若購買之訂單(包含預購商品)未符合樂天市場 45 天內完成訂單出貨及結帳,則不符合贈點資格。
(4)如使用App、或中途瀏覽比價網、回饋網、Google等其他網頁、或由網頁版(電腦版/手機版網頁)切換為App都將會造成追蹤中斷而無法進行 LINE Points 回饋。
(5) LINE 購物為購物資訊整合性平台,商品資料更新會有時間差,如顯示之商品規格、顏色、價位、贈品與台灣樂天市場銷售網頁不符,以銷售網頁標示為準。
(6)Pickup店家之有效訂單需於下單後40天內使用完畢才符合分潤條件
(7) 若上述或其他原因,致使消費者無接收到點數回饋或點數回饋有爭議,台灣樂天市場保有更改條款與法律追訴之權利,活動詳情以樂天市場網站公告為準。商品描述
最新數位邏輯電路設計(第三版) 作者: 劉紹漢 出版社:全華圖書 出版日期:2009/05/26 語言:繁體中文 定價:520元 內容簡介 本書主要是將整個數位邏輯的設計理念及其發展趨向做循序漸進、有系統且深入淺出的討論,以幫助讀者建立一個完整的數位邏輯設計基礎。內容共分六章:第一章的目的在於介紹電腦內部時常用到的各種數目資料、數碼等,第二章重點在討論使用電腦硬體部份的各種邏輯閘之特性及互換等,第三章重點在介紹如何從事組合邏輯電路的設計,第四章在討論各式各樣正反器的內部結構、真值表、激勵表等,第五章在介紹Moore與MealyMachine的不同點,第六章則在告訴讀者,隨著產品多元化,電路已經由傳統的GateLevel提升到以軟體方式來規劃現成VLSI元件的PLD時代,與傳統的電路設計中間的關係如何?! 目錄 1二進制系統與各種數碼 1-1 為什麼是二進制 1-21-2 各種數目系統 1-4二進制數目系統 1-5八進制數目系統 1-5十進制數目系統 1-6十六進制數目系統 1-6R進制數目系統 1-71-3 數目系統互換 1-8R進制轉換成十進制 1-8十進制轉換成R進制 1-10R進制轉換成R進制 1-13二、八、十六進制互換 1-131-4 二進制的算術運算 1-161-5 數值資料表示法 1-17不帶符號Unsigned 1-18帶符號Signed 1-18絕對值表示法 1-19基數補數表示法 1-20基數減一補數表示法 1-211-6 加減運算 1-24補數表示法的討論 1-251的補數 1-252的補數 1-271-7 溢位與進位 1-291-8 常見的數碼 1-33二進碼BinaryCode 1-33BCD碼 1-33加三碼Excess-3 1-33格雷碼GrayCode 1-34二進碼轉換成格雷碼 1-36格雷碼轉換成二進碼 1-361-9 美國標準資訊交換碼ASCII 1-38控制碼 1-39數字0 ~ 9 1-40英文大寫A ~ Z 1-41英文小寫a ~ z 1-421-10 IBMPC的數碼與EBCDIC碼 1-441-11 同位偵錯 1-47偶同位EvenParity 1-48奇同位OddParity 1-491-12 漢明碼HammingCode 1-52漢明碼的編碼 1-52漢明碼的偵錯與校正 1-57習 題 1-612基本邏輯閘與布林代數 2-1 基本邏輯閘 2-2緩衝器Buffer(1個輸入) 2-3反相器NotGate(1個輸入) 2-3或閘ORGate(兩個輸入) 2-4及閘ANDGate(兩個輸入) 2-5反或閘NORGate(兩個輸入) 2-6反及閘NANDGate(兩個輸入) 2-7互斥或閘XORGate(兩個輸入) 2-8反互斥或閘EX-NORGate(兩個輸入) 2-9史密特邏輯閘SchmittTriggerGate 2-14開集極邏輯閘OpenCollectorGate 2-14三態輸出TRI-State 2-152-2 邏輯閘互換與正負邏輯 2-17通用閘UniversalGate 2-18正、負邏輯 2-192-3 邏輯運算與第摩根定理 2-20NOTGate 2-21ORGate2-21ANDGate 2-21XORGate 2-22第摩根定理Demorgan''sLaw 2-23對偶性定律 2-252-4 布林代數函數式 2-28積項ProductTerm 2-29和項SumTerm 2-29最小項Minterm 2-29最大項Maxterm 2-30標準型式StandardForm 2-30積項之和SumofProduct 2-31和項之積ProductofSum 2-31標準的積項之和StandardSumofProduct 2-31標準的和項之積StandardProductofSum 2-31正規型式CanonicalForm 2-32互補函數 2-352-5 化簡Simplification 2-36布林代數的化簡 2-37卡諾圖KarnaughMap 2-40一個輸入變數21=2 2-41二個變數22=4 2-41三個變數23=8 2-42四個變數24=16 2-43五個變數25=32 2-45不完全指定函數 2-49隱含項、質隱項、必要質隱項 2-51隱含項ImplicantTerm 2-52質隱項PrimeImplicantTerm 2-53必要質隱項EssentialPrimeImplicantTerm 2-53卡諾圖化簡 2-562-6 列表法QuineMccluskey 2-682-7 Petrick方法 2-79習 題 2-883組合邏輯組合邏輯電路 3-2序向邏輯電路 3-23-1 布林代數與邏輯電路 3-33-2 組合邏輯電路的設計 3-12表決器 3-123-3 算術運算電路 3-15半加器HalfAdder 3-15全加器FullAdder 3-16多位元並加器 3-19多位元串加器 3-223-4 二進制加∕減器 3-221的補數加∕減器 3-222的補數加∕減器 3-243-5 十進制BCD加法器 3-259的補數產生器 3-31十進制BCD加減器 3-343-6 漣波進位與前瞻進位 3-353-7 比較器(Comparactor) 3-39比較器的擴展 3-493-8 解碼器(Decoder) 3-49高態動作2對4解碼器 3-50低態動作2對4解碼器 3-51帶有Enable2對4解碼器SN74139 3-52BCD碼對十進制解碼器SN7442 3-54加三碼對十進碼解碼器SN7443 3-56BCD碼對七段顯示解碼器 3-57解碼器的擴接 3-65利用解碼器設計組合邏輯電路 3-663-9 多工器Multiplexer 3-70帶有致能Enable的多工器 3-742組對1組(每組4BIT)的多工器SN74157 3-75多工器的擴接3-78利用多工器設計組合邏輯電路 3-793-10 解多工器(Demultiplexer) 3-88解碼器與解多工器 3-93解多工器的擴接 3-94利用解多工器來設計組合邏輯 3-953-11 編碼器(Encoder) 3-97編碼器的擴接 3-1043-12 同位產生校正器 3-1052BIT偶同位產生器 3-1063BIT偶同位產生器 3-1073BIT奇同位產生器 3-110同位產生器與校正器 3-114習 題 3-1164序向電路 ...